【P8】开源Xilinx Kintex-7 XC7K325T IO功能验证板

2021-08-13 20:43:09      索炜达电子      1821     

项目编号:P8

文件大小:17M

图纸说明:原理图、PCB图

开发环境:AD2020

简单概述:

PCB板简介:分为核心板和供电板

供电板

  1. 尺寸10cmX10cm

  2. 供电板布线层分布 GND +12V

  3. 设计软件为Altium Desinger20.0

  4. 供电部分设计:1.0V核心电压、1.2V、1.5V、1.8V、3.3V、5.0V供电电压,其中核心供电电流为32A采用两块TI PTH08T220WAD

  5. 供电板上电时序 :+1.0V->+1.8V->(+1.5 V、 +3.3V)请严格按照xilinx官方手册设计上电时序,该项目供电模块没有经过验证,仅用于参考

核心板

  1. 尺寸10cmX10cm

  2. 核心板布线层分布 signal gnd      power signer

  3. 设计软件为Altium Desinger20.0

  4. FPGA器件型号 XC7K325T FFG900

  5. 核心板共引出34个差分对其中14个为等长差分,IO以及BANK分布,BANK供电分布请参考原理图

  6. 提供一个Micro SD卡插槽带电平转换芯片

  7. 提供两个用户微动开关管教定义请参考原理图

  8. 提供10PIN JTAG调试接口

  9. 提供一个差分晶振接口

  10. 注意核心板中滤波电容设计未严格按xilinx手册设计,仅供参考

  11. 提供128M SPI FLASH

电路板

【P8】开源Xilinx Kintex-7 XC7K325T IO功能验证板

【P8】开源Xilinx Kintex-7 XC7K325T IO功能验证板

【P8】开源Xilinx Kintex-7 XC7K325T IO功能验证板

【P8】开源Xilinx Kintex-7 XC7K325T IO功能验证板

文件列表:

目录│文件列表:

 ├ images

 │  │ 1.png

 │  │ coredown.png

 │  │ coreup.png

 │  └ powerup.png

 ├ XC7K325T-电源板

 │  │ 5V_DIMM_VCCO.SchDoc

 │  │ DDR_VREF.SchDoc

 │  │ FPGA_POWER.PcbDoc

 │  │ MGTAVCC.SchDoc

 │  │ MGTAVTT.SchDoc

 │  │ MGT_1.8V.SchDoc

 │  │ POWER_1.5V_6A.SchDoc

 │  │ POWER_1.8V_3A.SchDoc

 │  │ POWER_2.5V_3A.SchDoc

 │  │ POWER_3.3V_6A.SchDoc

 │  │ POWER_5.0V_6A.SchDoc

 │  │ power_chip.PcbLib

 │  │ power_chip.SchLib

 │  │ POWER_CORE.SchDoc

 │  │ POWER_IN.SchDoc

 │  │ POWER_OUT.SchDoc

 │  │ XC7K325T_POWER.PrjPcb

 │  └ XC7K325T_POWER.PrjPcbStructure

 └ XC7K325T-验证板

    │ BANK0.SchDoc

    │ BANK115-116-117-118.SchDoc

    │ BANK12-13.SchDoc

    │ BANK14-15.SchDoc

    │ BANK16-17.SchDoc

    │ BANK18.SchDoc

    │ BANK32-33.SchDoc

    │ BANK34.SchDoc

    │ CLOCK.SchDoc

    │ FPGA Power.SchDoc

    │ GND.SchDoc

    │ INPUT.SchDoc

    │ IO.SchDoc

    │ k7-325t.PrjPcb

    │ k7-325t.PrjPcbStructure

    │ PAGE15 FLASH.SchDoc

    │ PCB1.PcbDoc

    │ PcbLib1.PcbLib

    │ Schlib1.SchLib

    └ SD&UART&Sensor.SchDoc

TAGKintex-7
  • 24 次
  • 1 分