【E93】基于FPGA的数字频率计

2021-08-14 19:32:47      索炜达电子      881     

项目编号:E93

文件大小:140K

源码说明:带中文注释

开发环境:Verilog

简要概述:

设计并制作一台闸门时间为 1s 的数字频率计

【E93】基于FPGA的数字频率计

基本要求

(1) 频率和周期测量功能

a.被测信号为正弦波,频率范围为 1Hz~10MHz;

b.被测信号有效值电压范围为 50mV~1V;

c.测量相对误差的绝对值不大于 10 -4 。

(2) 时间间隔测量功能

a.被测信号为方波,频率范围为 100Hz~1MHz;

b.被测信号峰峰值电压范围为 50mV~1V;

c.被测时间间隔的范围为 0.1μs~100ms;

d.测量相对误差的绝对值不大于 10 -2 。

(3) 测量数据刷新时间不大于 2s,测量结果稳定,并能自动显示单位。

文件列表:

目录│文件列表:

 └ DigitalFrequencyMeter

    │ couter32.v

    │ DFF1.v

    │ KEY.v

    │ LPM_PLL.v

    │ MUX.v

    │ PL.v

    │ process.v

    │ SMG.v

    └ 数字频率计.pdf

TAG数字频率计
  • 14 次
  • 1 分