【E436】二进制神经网络加速的FPGA实现过程中的工作

2021-08-22 17:08:15      索炜达电子      497     

项目编号:E436

文件大小:38M

源码说明:带中文注释

开发环境:Verilog

简要概述

二进制神经网络加速的FPGA实现过程中的工作

目录│文件列表:

 └ fpga_bnn_accelerator-conv

    └ fpga_bnn_accelerator-conv

       ├ reports

       │  │ Report1.pdf

       │  │ Report2.pdf

       │  └ Report3.pdf

       └ src

          │ build-script.sh

          │ ConcurrencyView_Properties.aadl

          │ DataView.aadl

          │ DataView.acn

          │ DataView.asn

          │ DeploymentView.aadl

          │ InterfaceView.aadl

          │ InterfaceView.md5

          │ system_config.h

          ├ .cache

          │  │ 269b1e66c1c331e4aafff8de7c9c78bd_ast_v4.xml

          │  │ 627089ef889f92ecba3c1ab5b9325c54_ast_v4.xml

          │  └ 87b3a3c429061b0fedc1cca648827f95_aadl_ast.pickle

          ├ debug

          │  │ dataview-uniq-minus-j.asn

          │  └ dataview-uniq-minus-k.asn

          ├ fpga_logic

          │  └ TASTE-VHDL-XISE

          │     │ accelerator.vhd

          │     │ conv.vhd

          │     │ Example1.gise

          │     │ Example1.vhd

          │     │ Example1.xise

          │     │ Example1_bitgen.xwbt

          │     │ Example1_guide.ncd

          │     │ fifo_regs.vhd

          │     │ fully_connected.vhd

          │     │ fuse.xmsgs

          │     │ fuseRelaunch.cmd

          │     │ Makefile

          │     │ module_fifo_regs.bmm

          │     │ module_fifo_regs_no_flags_tb_isim_beh1.wdb

          │     │ output_layer.vhd

          │     │ pepExtractor.prj

          │     │ PI1.vhd

          │     │ subsample.vhd

          │     │ TASTE.cmd_log

          │     │ TASTE.lso

          │     │ TASTE.ngc

          │     │ TASTE.ngr

          │     │ TASTE.prj

          │     │ TASTE.stx

          │     │ TASTE.syr

          │     │ TASTE.xst

          │     │ TASTE_bitgen.xwbt

          │     │ TASTE_envsettings.html

          │     │ TASTE_guide.ncd

          │     │ TASTE_summary.html

          │     │ TASTE_xst.xrpt

          │     │ tb_fifo.vhd

          │     │ upsample.vhd

          │     │ upsample3_64.vhd

          │     │ webtalk_pn.xml

          │     │ xnor_popcount.vhd

          │     │ ZestSC1.ucf

          │     │ ZestSC1_Host.vhd

          │     │ ZestSC1_Interfaces.vhd

          │     │ ZestSC1_SRAM.vhd

          │     ├ ipcore_dir

          │     │  │ coregen.cgp

          │     │  │ create_memory.tcl

          │     │  │ edit_memory.tcl

          │     │  │ memory.asy

          │     │  │ memory.gise

          │     │  │ memory.ncf

          │     │  │ memory.ngc

          │     │  │ memory.sym

          │     │  │ memory.v

          │     │  │ memory.veo

          │     │  │ memory.xco

          │     │  │ memory.xise

          │     │  │ memory_flist.txt

          │     │  │ memory_xmdf.tcl

          │     │  │ summary.log

          │     │  ├ memory

          │     │  │  │ blk_mem_gen_v7_3_readme.txt

          │     │  │  └ doc

          │     │  │     │ blk_mem_gen_v7_3_vinfo.html

          │     │  │     └ pg058-blk-mem-gen.pdf

          │     │  ├ tmp

          │     │  │  │ memory.lso

          │     │  │  ├ _cg

          │     │  │  │  └ _dbg

          │     │  │  │     │ xil_978.in

          │     │  │  │     └ xil_978.out

          │     │  │  └ _xmsgs

          │     │  │     │ pn_parser.xmsgs

          │     │  │     └ xst.xmsgs

          │     │  └ _xmsgs

          │     │     │ cg.xmsgs

          │     │     └ pn_parser.xmsgs

          │     ├ iseconfig

          │     │  │ Example1.projectmgr

          │     │  │ Example1.xreport

          │     │  └ TASTE.xreport

          │     ├ xst

          │     │  └ work

          │     │     │ hdllib.ref

          │     │     │ hdpdeps.ref

          │     │     ├ sub00

          │     │     │  │ vhpl00.vho

          │     │     │  │ vhpl01.vho

          │     │     │  │ vhpl02.vho

          │     │     │  │ vhpl03.vho

          │     │     │  │ vhpl04.vho

          │     │     │  │ vhpl05.vho

          │     │     │  │ vhpl06.vho

          │     │     │  │ vhpl07.vho

          │     │     │  │ vhpl08.vho

          │     │     │  │ vhpl09.vho

          │     │     │  │ vhpl10.vho

          │     │     │  │ vhpl11.vho

          │     │     │  │ vhpl12.vho

          │     │     │  │ vhpl13.vho

          │     │     │  │ vhpl14.vho

          │     │     │  │ vhpl15.vho

          │     │     │  │ vhpl16.vho

          │     │     │  └ vhpl17.vho

          │     │     └ vlg69

          │     │        └ memory.bin

          │     └ _xmsgs

          │        └ xst.xmsgs

          └ speak_to_hw

             │ speak_to_hw.c

             │ speak_to_hw.h

             └ dataview

                │ asn1crt.c

                │ asn1crt.h

                │ asn1crt_encoding.c

                │ asn1crt_encoding.h

                │ asn1crt_encoding_uper.c

                │ asn1crt_encoding_uper.h

                │ dataview-uniq.c

                └ dataview-uniq.h

TAG二进制神经网络
  • 9 次
  • 1 分